Si5340 Si5341 - 时钟生成器Silicon Labs Si5340 / Si5431 任何频率、输出时钟生成器结合了宽带 PLL 和 MultiSynth 分数频率合成器。 可对各种整数和非整数相关频率进行合成。 为每个时钟输出指定其格式和输出电压,从而可使其更换多个时钟 IC 和振荡器,使其成为芯片上真正的时钟树。 Si5340:4 输入,4 输出,采用 44 引脚 QFN 封装 7x7mm Si5341:4 输入,10 输出,采用 64 引脚 QFN 封装 9x9mm\- 生成多达 10 个独立输出时钟 \- 超低抖动 - 通常低于 100 fs 有效值 \- 可配置输出与 LVDS、LVPECL、CML、LVCMOS、HCSL 或可编程电压兼容 \- 输入频率范围: \- 外部晶体:25,48-54 MHz \- 差分时钟:10 到 750 MHz \- LVCMOS 时钟:10 到 250 MHz \- 输出频率范围: \- 差分:100 Hz 到 712.5 MHz \- LVCMOS:100 Hz 到 250 MHz ### 时钟发生器/缓冲器
IC 712.5MHz 1 64-VFQFN Exposed Pad
欧时:
### Si5340 Si5341 - 时钟生成器Silicon Labs Si5340 / Si5431 任何频率、输出时钟生成器结合了宽带 PLL 和 MultiSynth 分数频率合成器。 可对各种整数和非整数相关频率进行合成。 为每个时钟输出指定其格式和输出电压,从而可使其更换多个时钟 IC 和振荡器,使其成为芯片上真正的时钟树。 Si5340:4 输入,4 输出,采用 44 引脚 QFN 封装 7x7mm Si5341:4 输入,10 输出,采用 64 引脚 QFN 封装 9x9mm\- 生成多达 10 个独立输出时钟 \- 超低抖动 - 通常低于 100 fs 有效值 \- 可配置输出与 LVDS、LVPECL、CML、LVCMOS、HCSL 或可编程电压兼容 \- 输入频率范围: \- 外部晶体:25,48-54 MHz \- 差分时钟:10 到 750 MHz \- LVCMOS 时钟:10 到 250 MHz \- 输出频率范围: \- 差分:100 Hz 到 712.5 MHz \- LVCMOS:100 Hz 到 250 MHz ### 时钟发生器/缓冲器
艾睿:
LOW-JITTER, 10-OUTPUT, ANY-FREQUENCY, ANY-OUTPUT CLOCK GENERATOR
Verical:
Clock Generator 10MHz to 750MHz Input 800MHz Output 64-Pin QFN EP
DeviceMart:
IC CLK BUFFER PLL 64QFN
型号/品牌 | 代替类型 | 替代型号对比 |
---|---|---|
SI5341A-A-GM Silicon Labs 芯科 | 当前型号 | 当前型号 |
SI5341A-B-GM 芯科 | 类似代替 | SI5341A-A-GM和SI5341A-B-GM的区别 |