SN65LVDS310ZQCR

SN65LVDS310ZQCR图片1
SN65LVDS310ZQCR图片2
SN65LVDS310ZQCR图片3
SN65LVDS310ZQCR图片4
SN65LVDS310ZQCR图片5
SN65LVDS310ZQCR图片6
SN65LVDS310ZQCR图片7
SN65LVDS310ZQCR概述

可编程27位串行到并行接收 PROGRAMMABLE 27-BIT SERIAL-TO-PARALLEL RECEIVER

DESCRIPON

The SN65LVDS310 receiver deserializes FlatLink 3G-compliant serial input data to 27 parallel data outputs. The SN65LVDS310 receiver contains one shift register to load 30 bits from one serial input and latches the 24 pixel bits and 3 control bits out to the

parallel CMOS outputs after checking the parity bit. If a parity error is detected, the data output bus disregards the newly received pixel. Instead, the last data word is held on the output bus for another clock cycle.

FEATURES

• Serial Interface Technology

• Compatible With FlatLink™ 3G Transmitters

E.g., SN65LVDS305 or SN65LVDS307

• Supports Video Interfaces up to 24-Bit RGB

Data and 3 Control Bits Received Over One

SubLVDS Differential Data Line

• SubLVDS Differential Voltage Levels

• Up to 405-Mbps Data Throughput

• Three Operating Modes to Conserve Power

– Active mode QVGA: 17 mW

– Typical Shutdown: 0.7 µW

– Typical Standby Mode: 67 µW Typical

• ESD Rating > 4 kV HBM

• Pixel-Clock Range of 4 MHz–15 MHz

• Failsafe on All CMOS Inputs

• Packaged in 4-mm × 4-mm MicroStar Junior™µBGA® With 0,5-mm Ball Pitch

• Very Low EMI

SN65LVDS310ZQCR中文资料参数规格
技术参数

电源电压DC 1.65V min

输出接口数 27

输入数 1

工作温度Max 85 ℃

工作温度Min -40 ℃

电源电压 1.65V ~ 1.95V

封装参数

安装方式 Surface Mount

引脚数 48

封装 BGA-48

外形尺寸

封装 BGA-48

物理参数

工作温度 -40℃ ~ 85℃

其他

产品生命周期 Active

包装方式 Tape & Reel TR

符合标准

RoHS标准 RoHS Compliant

含铅标准 Lead Free

海关信息

ECCN代码 EAR99

数据手册

SN65LVDS310ZQCR引脚图与封装图
SN65LVDS310ZQCR引脚图
SN65LVDS310ZQCR封装图
SN65LVDS310ZQCR封装焊盘图
在线购买SN65LVDS310ZQCR
型号: SN65LVDS310ZQCR
制造商: TI 德州仪器
描述:可编程27位串行到并行接收 PROGRAMMABLE 27-BIT SERIAL-TO-PARALLEL RECEIVER
替代型号SN65LVDS310ZQCR
型号/品牌 代替类型 替代型号对比

SN65LVDS310ZQCR

TI 德州仪器

当前型号

当前型号

SN65LVDS310ZQCT

德州仪器

功能相似

SN65LVDS310ZQCR和SN65LVDS310ZQCT的区别

锐单商城 - 一站式电子元器件采购平台