74LVC1G08GW,125

74LVC1G08GW,125图片1
74LVC1G08GW,125图片2
74LVC1G08GW,125图片3
74LVC1G08GW,125图片4
74LVC1G08GW,125图片5
74LVC1G08GW,125图片6
74LVC1G08GW,125图片7
74LVC1G08GW,125图片8
74LVC1G08GW,125图片9
74LVC1G08GW,125图片10
74LVC1G08GW,125图片11
74LVC1G08GW,125图片12
74LVC1G08GW,125图片13
74LVC1G08GW,125图片14
74LVC1G08GW,125图片15
74LVC1G08GW,125图片16
74LVC1G08GW,125图片17
74LVC1G08GW,125概述

NXP  74LVC1G08GW,125.  芯片, 与门, 1输入, TSSOP-5

The 74LVC1G08GW is a single 2-input AND Gate with inputs can be driven from either 3.3V or 5V devices. This feature allows the use of these devices as translators in mixed 3.3V and 5V applications. Schmitt-trigger action at all inputs makes the circuit tolerant of slower input rise and fall time. This device is fully specified for partial power-down applications using IOFF. The IOFF circuitry disables the output, preventing the damaging backflow current through the device when it is powered down.

.
High noise immunity
.
Complies with JEDEC standard - JESD8-7, JESD8-5 and JESD8-B/JESD36
.
±24mA Output drive VCC = 3V
.
CMOS low power consumption
.
Latch-up performance exceeds 250mA
.
Direct interface with TTL levels
.
Inputs accept voltages up to 5V
.
ESD protection - HBM JESD22-A114F exceeds 2000V, MM JESD22-A115-A exceeds 200V
74LVC1G08GW,125中文资料参数规格
技术参数

电源电压DC 1.65V min

输出接口数 1

输出电流 50 mA

电路数 1

针脚数 5

输入数 2

工作温度Max 125 ℃

工作温度Min -40 ℃

电源电压 1.65V ~ 5.5V

电源电压Max 5.5 V

电源电压Min 1.65 V

封装参数

安装方式 Surface Mount

引脚数 5

封装 SOT-323-5

外形尺寸

长度 2.25 mm

宽度 1.35 mm

高度 1 mm

封装 SOT-323-5

物理参数

重量 0.1133981 kg

工作温度 -40℃ ~ 125℃

其他

产品生命周期 Active

包装方式 Tape & Reel TR

制造应用 Industrial

符合标准

RoHS标准 RoHS Compliant

含铅标准 Lead Free

REACH SVHC标准 No SVHC

REACH SVHC版本 2015/12/17

海关信息

香港进出口证 NLR

数据手册

74LVC1G08GW,125引脚图与封装图
74LVC1G08GW,125引脚图
74LVC1G08GW,125封装图
74LVC1G08GW,125封装焊盘图
在线购买74LVC1G08GW,125
型号: 74LVC1G08GW,125
制造商: NXP 恩智浦
描述:NXP  74LVC1G08GW,125.  芯片, 与门, 1输入, TSSOP-5

锐单商城 - 一站式电子元器件采购平台