FDG6321C 系列 25 V 0.45 Ohm 双 N和P沟道 数字 FET SC70-6
最大源漏极电压VdsDrain-Source Voltage| 25V/-25V \---|--- 最大栅源极电压Vgs±Gate-Source Voltage| 8V/8V 最大漏极电流IdDrain Current| 500mA/-410mA 源漏极导通电阻RdsDrain-Source On-State Resistance| 0.6Ω@ VGS =2.7V, ID =0.2A/1.5Ω@ VGS =-2.7V, ID =-0.25A 开启电压Vgs(th)Gate-Source Threshold Voltage| 0.65~1.5V/-0.65~-1.5V 耗散功率PdPower Dissipation| 300mW/0.3W Description & Applications| Dual P-Channel, Digital FET General Description These dual N & P-Channel logic level enhancement mode field effect transistors are produced using "s proprietary, high cell density, DMOS technology. This very high density process is especially tailored to minimize on-state resistance. This device has been designed especially for low voltage applications as a replacement for bipolar digital transistors and small signal MOSFETS. Since bias resistors are not required, this dual digital FET can replace several different digital transistors, with different bias resistor values. Features Very small package outline SC70-6. Very low level gate drive requirements allowing direct operation in 3 V circuits 描述与应用| 双P沟道,数字FET 概述 这些双N&P沟道逻辑电平增强模式场效应都采用飞兆半导体专有的,高细胞密度,DMOS技术生产。这非常高密度的过程特别是针对减少通态电阻。该器件设计,尤其是作为一个替代双极数字晶体管和小信号MOSFET的低电压应用。由于偏置电阻器不是必需的,这双数字FET可以更换几个不同的数字晶体管,与不同的偏置电阻值。 特点 非常小的封装外形SC70-6。 非常低的水平栅极驱动要求可直接操作3 V电路
额定电流 500 mA
漏源极电阻 0.45 Ω
极性 N-Channel, P-Channel
耗散功率 300 mW
阈值电压 800 mV
输入电容 62.0 pF
栅电荷 1.10 nC
漏源极电压Vds 25 V
漏源击穿电压 25.0 V
栅源击穿电压 ±8.00 V
连续漏极电流Ids 410 mA
上升时间 8.00 ns
输入电容Ciss 50pF @10VVds
额定功率Max 300 mW
工作温度Max 150 ℃
工作温度Min -55 ℃
安装方式 Surface Mount
引脚数 6
封装 SC-70-6
长度 2 mm
宽度 1.25 mm
高度 1.1 mm
封装 SC-70-6
工作温度 -55℃ ~ 150℃ TJ
产品生命周期 Active
包装方式 Tape & Reel TR
RoHS标准 RoHS Compliant
含铅标准 Lead Free
REACH SVHC标准 No SVHC
REACH SVHC版本 2015/06/15
ECCN代码 EAR99
型号/品牌 | 代替类型 | 替代型号对比 |
---|---|---|
FDG6321C Fairchild 飞兆/仙童 | 当前型号 | 当前型号 |
FDG8842CZ 安森美 | 功能相似 | FDG6321C和FDG8842CZ的区别 |
SI1539DL-T1-E3 Vishay Siliconix | 功能相似 | FDG6321C和SI1539DL-T1-E3的区别 |
SI1539DL-T1-GE3 Vishay Siliconix | 功能相似 | FDG6321C和SI1539DL-T1-GE3的区别 |