下图表现了三态
在
模式下的等效电路。三态缓冲器的标记与传统的数字缓冲器近似,但拥有额定的操纵/使能(EN)输出。
图 4:三态缓冲器开关类比
当“启用”输出处于逻辑“1”时,则启用缓冲器性能,而且三态缓冲器将充任惯例输出。假如“A”输出为逻辑“0”,则“Q”输入也将为“0”。类似地,当“A”输出变成逻辑“1”时,“Q”变成逻辑“1”。然而,当“启用”输出配置为逻辑“0”时,缓冲器的功能将封闭,而且输入既不是逻辑“0”也不是逻辑“1”。输入进入高阻抗 (High-Z) 状况,暗示开路状况并断绝/分手输出“A”和输入“Q”。“A”输出中存在的任何内容都不会反映在“Q”输入中。从上图能够看出,三态缓冲器拥有三种状况:逻辑“0”、逻辑“1”和“高阻”,详细取决于“A”和“启用”输出。因为这三种状况,它被称为三态缓冲器。在第三个“高阻”状态下,它以
体式格局断绝输出“A”和输入“Q”。另外,在此状态下,输入既不是逻辑“0”也不是逻辑“1”。简而言之:当“启用”输出配置为“0”或“低”状况时,缓冲器的输入变成开路或进入高阻抗(高阻抗)状况。当“启用”输出配置为“1”或“高”状况时,缓冲器将输出旌旗灯号间接通报到输入。上述性能基于正使能(高电平无效)三态缓冲器,并且在负使能或低电平无效使能输出的情况下相同。踊跃启用的三态缓冲器的上述性能可以用真值表方式暗示,以下所示:
图 5:三态缓冲器标记和真值表
在贸易上,三态缓冲器可采用拥有四路、六路或八路三态缓冲器/
的 IC 封装。下图所示为 TTL 74LS244八路三态缓冲器的外部电路。
图 6:TTL 74LS244 三态八路缓冲器
上述 74LS244 的八进制三态缓冲器/驱动器分为两组,每组四个(04)缓冲器,每组都有本人的使能输出。在第一组中,应用大众使能
“CA”分别将 A1 至 A4 的输出控制为 Q1 至 Q4 的输入。而使能引脚“CB”操纵别的四个带有输出(A4 至 A5)和输入(Q5 至 Q8)的三态缓冲器。
0次