SPLD PAL Family 10 Macro Cells 50MHz 5V 24Pin PDIP
Functional Description
The Cypress PALC22V10B is a CMOS second-generation programmable logic array device. It is implemented with the familiar sum-of-products AND-OR logic structure and a new concept, the “Programmable Macrocell.”
Features
• Advanced second generation PAL architecture
•Low power
— 90 mA max. standard
— 100 mA max. military
• CMOS EPROM technologyfor reprogrammability
艾睿:
SPLD PAL Family 10 Macro Cells 50MHz 5V 24-Pin PDIP
型号 | 品牌 | 下载 |
---|---|---|
PALC22V10B-15PC | Cypress Semiconductor 赛普拉斯 | 下载 |
PALC22V10D-10JC | Cypress Semiconductor 赛普拉斯 | 下载 |
PALC22V10D-10JI | Cypress Semiconductor 赛普拉斯 | 下载 |
PALC22V10D-10PC | Cypress Semiconductor 赛普拉斯 | 下载 |
PALCE16V8-10JC | Cypress Semiconductor 赛普拉斯 | 下载 |
PALCE16V8-25JC | Cypress Semiconductor 赛普拉斯 | 下载 |
PALCE20V8-25PC | Cypress Semiconductor 赛普拉斯 | 下载 |
PALCE22V10-10PC | Cypress Semiconductor 赛普拉斯 | 下载 |
PALC22V10-25JI | Cypress Semiconductor 赛普拉斯 | 下载 |
PALC22V10-25PC | Cypress Semiconductor 赛普拉斯 | 下载 |
PALCE22V10-15JC | Cypress Semiconductor 赛普拉斯 | 下载 |