对比图



型号 GAL16V8B-15LP GAL16V8D-15LPN GAL16V8D-15QP
描述 SPLD GAL Family 8 Macro Cells 62.5MHz 5V 20Pin PDIPPLD; Programmable AND-Array Logic; 20Pin PDIP; -0.5 to V; 75mA; 0.8V, 15nSSPLD - 简单可编程逻辑器件 5V 16 I/O
数据手册 ---
制造商 Lattice Semiconductor (莱迪思) Lattice Semiconductor (莱迪思) Lattice Semiconductor (莱迪思)
分类 CPLD芯片CPLD芯片CPLD芯片
封装 DIP PDIP-20 DIP-20
安装方式 - Through Hole Through Hole
引脚数 - 20 20
封装 DIP PDIP-20 DIP-20
长度 - 26.16 mm 26.16 mm
宽度 - 6.35 mm 6.35 mm
高度 - 3.3 mm 3.3 mm
产品生命周期 Obsolete Obsolete Obsolete
包装方式 - Tube Tube
RoHS标准 RoHS Compliant RoHS Compliant Non-Compliant
含铅标准 - Lead Free Lead Free
频率 - 62.5 MHz 62.5 MHz
供电电流 - 90 mA 55 mA
工作温度(Max) - 75 ℃ 75 ℃
工作温度(Min) - 0 ℃ 0 ℃
电源电压 - 5 V 5 V
电源电压(DC) - 5.25 V -
电源电压(Max) - 5.25 V -
电源电压(Min) - 4.75 V -
工作温度 - 0℃ ~ 75℃ (TA) 0℃ ~ 75℃ (TA)