对比图
型号 EP1810LC-35 EP1810LC-35T EP1810JC-45
描述 CPLD Classic Family 900Gates 48 Macro Cells 28.6MHz 5V 68Pin PLCCCPLD Classic Family 900Gates 48 Macro Cells 28.6MHz 5V 68Pin PLCC T/RUV PLD, 50ns, 48-Cell, CMOS, CQCC68, WINDOWED, CERAMIC, LCC-68
数据手册 ---
制造商 Altera (阿尔特拉) Altera (阿尔特拉) Altera (阿尔特拉)
分类 FPGA芯片FPGA芯片FPGA芯片
封装 PLCC PLCC WQCCJ
安装方式 Surface Mount Surface Mount -
引脚数 68 68 -
封装 PLCC PLCC WQCCJ
高度 3.81 mm - -
产品生命周期 Obsolete Obsolete Obsolete
包装方式 - Tape & Reel (TR) -
工作温度(Max) 70 ℃ 70 ℃ -
工作温度(Min) 0 ℃ 0 ℃ -
电源电压 5 V - -
RoHS标准 Non-Compliant Non-Compliant -
ECCN代码 - EAR99 -