资讯详情

华大HC32A460 系列介绍(二)

1.4 华大HC32A460 系列功能简介 1.4.1 CPU 华大HC32A460 新一代嵌入式系列集成 ARM? Cortex?-M4 with FPU 32bit 精简指令CPU,管脚功耗低,同时提供优异的操作性能和快速中断反应。可以充分发挥片上集成的存储容量 ARM? Cortex?-M4 with FPU 指令效率极佳。CPU支持 DSP 能够实现高效信号处理操作和复杂算法的指令。单点精度 FPU(Floating PointUnit)可避免指令饱和,加快软件开发。 1.4.2 总线架构(BUS) 主系统由 32 位多层 AHB 总线矩阵的组成可以实现以下主机总线和从机总线的互连。 主机总线 ? Cortex-M4F 内核 CPUI 总线,CPUD 总线,CPUS 总线 ? 系统 DMA_1 总线,系统 DMA_2 总线 ? USB DMA 总线 从机总线 ? Flash ICODE 总线 ? Flash DCODE 总线 ? Flash MCODE 总线(除 CPU 其他主机访问 Flash 的总线) ? SRAMH 总线(SRAMH 32kB) ? SRAMA 总线(SRAM1 64KB) ? SRAMB 总线(SRAM2 64KB,SRAM3 28KB,Ret_SRAM 4KB) ? APB1 外设总线(EMB/Timers/SPI/USART/I2S) ? APB2 外设总线(Timers/SPI/USART/I2S) ? APB3 外设总线(ADC/PGA/TRNG) ? APB4 外设总线(FCM/WDT/CMP/OTS/RTC/WKTM/I2C) ? AHB1 外设总线(KEYSCAN/INTC/DCU/GPIO/SYSC) ? AHB2 外设总线(CAN/SDIOC) ? AHB3 外设总线(AES/HASH/CRC/USB FS) ? AHB4 外设总线(SDIOC) ? AHB5 外设总线(QSPI) 在总线矩阵的帮助下,可以实现从主机总线到从机总线的高效并发访问。 1.4.3 复位控制(RMU) 芯片配置了 14 复位方法。 ? 上电复位(POR) ? NRST 引脚复位(NRST) ? 欠压复位(BOR) ? 可编程电压检测 1 复位(PVD1R) ? 可编程电压检测 2 复位(PVD2R) ? 看门狗复位(WDTR) ? 专用看门狗复位(SWDTR) ? 断电唤醒复位(PDRST) ? 软件复位(SRST) ? MPU 错误复位(MPUR) ? RAM 奇偶校验复位(RAMPR) ? RAMECC 复位(RAMECCR) ? 异常复位时钟(CKFER) ? 外部高速振荡器异常停振复位(XTALER) 1.4.4 时钟控制(CMU) 时钟控制单元提供了一系列频率的时钟功能,包括:外部高速振荡器、外部低速振荡器、两个 PLL 时钟,内部高速振荡器,内部中速振荡器,内部低速振荡器, SWDT 专用内部低速振荡器、时钟预分频器、时钟多路复用和时钟门控制电路。时钟控制单元还提供时钟频率测量功能(FCM)。时钟频率测量电路使用测量基准时钟监控测量对象时钟。中断或复位发生在超出设定范围时。AHB、APB 和 Cortex-M4 时钟来自系统时钟,可以选择系统时钟的源 6 个时钟源:

  1. 外部高速振荡器(XTAL)
  2. 外部低速振荡器(XTAL32)
  3. MPLL 时钟(MPLL)
  4. 内部高速振荡器(HRC)
  5. 内部中速振荡器(MRC)
  6. 内部低速振荡器(LRC) 系统时钟的运行时钟频率可以达到 200MHz。SWDT 有独立的时钟源:SWDT 专用内部低速振荡器(SWDTLRC)。实时时钟(RTC)时钟源采用外部低速振荡器或内部低速振荡器。USB-FS 的 48MHz 时钟,I2S 系统时钟可以选择通信时钟,MPLL,UPLL 时钟源。对于每个时钟源,未使用时可单独打开和关闭,以降低功耗。 1.4.5 电源控制(PWC) 在多种运行模式和低功耗模式下,电源控制器用于控制芯片多个电源域的供电、切换和检测。电源控制器由功耗控制逻辑(PWC)、电源电压检测单元(PVD)构成。芯片工作电压(VCC)为 1.8V 到 3.6V。电压调节器(LDO)为 VDD 域和 VDDR 域供电,VDDR 电压调压器(RLDO)掉电模式为 VDDR 域供电。芯片通过功耗控制逻辑(PWC)它提供了三种低功耗模式:超高速、高速、超低速、睡眠、停止和停电。电源电压检测单元(PVD)提供上电复位(POR)、掉电复位(PDR)、欠压复位(BOR)、可编程电压检测 1(PVD1)可编程电压检测 2(PVD2)2)等功能 POR、PDR、BOR 通过检测 VCC 控制芯片复位动作的电压。PVD1 通过检测 VCC 根据寄存器设置,电压使芯片复位或中断。PVD2 通过检测 VCC 根据寄存器选择复位或中断电压或外部输入检测电压。VDDR 芯片进入断电模式后,区域可以通过 RLDO 维护电源,确保实时钟模块(RTC)、 唤醒定时器(WKTM)能够继续行动,保持 4KB 的低功耗 SRAM(Ret-SRAM)数据。模拟模块配备了特殊的电源引脚,提高了模拟性能。 1.4.6 初始化配置(ICG) 芯片复位解除后,硬件电路将被读取 FLASH 地址 0x00000400H0x0000041FH(其0x000004080x0000041F 为预留功能地址,该 24byte 用户需要设置完整的地址 1 将数据加载到初始配置寄存器中,以确保芯片的正常运行 FLASH 扇区 0 来修改初始化配置寄存器。

标签: 74hc374d集成电路

锐单商城拥有海量元器件数据手册IC替代型号,打造 电子元器件IC百科大全!

锐单商城 - 一站式电子元器件采购平台