资讯详情

晶振电路设计

在单片机中,时钟就像人类的心脏,为单片机提供工作节奏。时钟分为高速时钟和低速时钟,直接或通过PLL倍频后充当系统时钟,系统时钟是单片机内的大部分外设和CPU为驱动独立看门狗和通过程序选择驱动提供工作节拍RTC。 时钟的产生一般分为两种,一种是单片机内的信号发生器,另一种是外部信号。 有两种方法可以将单片机内的信号发生器作为时钟信号产生时钟。 第一种为单片机内部的信号发生器产生一段包含所有频率的信号,然后通过单片机内部的RC滤波器获得我们想要频率的信号,并用它作为时钟信号。其优点是不设计外部晶体/陶瓷谐振器,降低成本,不设计外部晶体电路。缺点是单片机内部集成RC滤波器通常不够准确,这通常不用于对时间或时间序列有严格要求的系统。 第二种是单片机内部的信号发生器产生包含所有频率的信号,然后通过单片机SOC_IN引脚和OSC_OUT外部晶体/陶瓷谐振器加入引脚之间,外部晶体/陶瓷谐振器只允许特定频率的信号通过,因此单片机可以获得一个极其准确的频率信号作为时钟信号。该系统还使用此方法获取时钟信号。 以外部信号为时钟信号的方式只有一种。 通常为将具有50%占空比的外部时钟信号(方波、正弦波或三角波)连到OSC32_IN同时保证引脚OSC32_OUT引脚悬空。用户可以通过设置在时钟控制寄存器中HSEBYP和HSEON选择这种模式。 该系统采用外部晶振提供时钟信号,其中高速时钟外部晶振的引脚OSC I为PD0,OSC O为PD1.连接低速时钟外晶振的引脚OSC32 I为PC14,OSC32 O为PC15.晶振电路如图3所示。.3,图3.4所示。 在这里插入图片描述

图3.3 高速时钟晶振电路

图3.4 低速时钟外部晶振电路 8高速时钟外部晶振系统MHz晶振,经过PLL系统时钟频率为72M。低速时钟外部晶振系统采用32.768KHz的晶振。同时,连接电容器的目的是过滤,使信号输出更加稳定。根据所选外部晶体振动产品手册的说明选择电容器尺寸,一般为10~40pF,本电路中高速时钟外部晶振采用22pF,低速时钟外部晶振为10pF。

标签: pd57006集成电路

锐单商城拥有海量元器件数据手册IC替代型号,打造 电子元器件IC百科大全!

锐单商城 - 一站式电子元器件采购平台