资讯详情

单片机常见笔试题

1.简要描述单片机系统的主要组成模块,解释每个模块之间的数据流和控制流 流向。简要介绍片机应用系统的设计原则。(仕兰微面试题目) 2、画出8031与2716(2K*8ROM)要求使用3-8译码器和8031的连线图P2.5,P2.4和 P2.3.基本地址范围为3万H-3FFFH。2716有重叠地址吗?根据是什么? 是的,写下每片2716的重叠地址范围。(仕兰微面试题目) 3.用8051设计一个带8*16键盘加驱动八个数字管(共阳)原理图。(仕兰微面试 题目) 4、PCI总线的含义是什么?PCI总线的主要特点是什么?(仕兰微面试题) 5.中断的概念?简要介绍中断过程。(仕兰微面试题目) 6.如果单片机中断了几种/类型,编制中断程序需要注意哪些问题?(未知) 7程序由8051完成,用开环脉冲调速系统控制直流电机的转速。简单的原理,如 下:由P3.4输出脉冲的占空比控制转速。占空比越大,转速越快;占空比是由K7-K0八 设置个开关,直接与P1口相连(当开关拨到下面时,"0",拨到上面"1",组成一个八 位二进制数N),要求占空比为N/256。(仕兰微面试题) 以下程序采用计数法实现此功能,请完全添加剩余部分。 MOVP1,#0FFH;做输入 LOOP1:MOVR4,#0FFH; -------- MOVR3,#00H LOOP2:MOVA,P1 -------- SUBBA,R3 JNZSKP1 -------- SKP1:MOVC,70H MOVP3.4,C ACALLDELAY:延迟子程序略 -------- -------- AJMPLOOP1 8.单片机上电后没有运行首先要检查什么?(东信笔试题) 9、WhatisPCChipset?(扬智电子笔试) 芯片组(Chipset)它是主板的核心组成部分,根据主板的不同位置,通常分为 北桥芯片和南桥芯片。提供北桥芯片CPU主频、内存和最大容量的类型 ISA/PCI/AGP插槽、ECC纠错等支持。南桥芯片提供KBC(键盘控制器),RTC(实时时 钟控制器),USB(通用串行总线),UltraDMA/33(66)EIDE数据传输和ACPI(高级 支持能源管理)等。其中,北桥芯片起着主导作用,称主桥(HostBridge)。 除了最常见的南北桥结构外,芯片组目前正在向更先进的集线架构发展,Intel的 8xx该系列芯片组是这类芯片组的代表,它将一些子系统,如IDE接口、音效、MODEM和USB直 接入主芯片可提供比例PCI带宽是总线宽度的两倍,达到266MB/s。 10.如果你说你在简历上做过,cpu等等,你会问的cpu如何工作,流水线等问题。 (未知) 11.计算机及其各自的基本组成部分。(东信笔试题) 12.请在微机接口电路中绘制典型的输入设备和微机接口逻辑图(数据接口 口、存储器/缓冲器)。(汉王笔试) 13、cache主要部分是什么?VIA2003.11.06上海笔试) 14.同步异步传输的差异(未知) 15.串行通信与同步通信的异同、特点、比较。(华为面试题) 16、RS232c对应高电平脉冲TTL逻辑是(负逻辑)(华为面试题)

7.8决定8255A选口地址的引脚有哪些?功能是什么? 解答:A0、A1.选择A口,B口、C口腔和控制字寄存器中的工作。 7.9如何识别8255控制字和C口单一置复7.10位控字?方法控制字的定义如何? 答:这两个控制词D7位状态作为标志。 方法控制字的定义见书P252页图7-13。 7.11结合图7-17简述8255A口在模式1中选择通过输入模式下的工作流程。 答:见书P255页图7-17下面(a)~(d) 7.128255B口可以设置为方式2吗?为什么? 答:不,因为方法2是双向的I/O,只适用于A口。 7.13在采用8255扩展I/O口时,7.14若把8255A口作为输入,7.15A每个口接一个开关,7.16B每个口接一个发光二极管。请编写A口开关1时B口相应位置发光二极管点亮的程序。 解答: 假设电路如图所示,当开关关闭合时(即A口的输入信号) 等于1),点亮发光二极管(即B口输出信号等于1)。 设8255的A、B、C、控制口地址分别为8000H、 8001H、8002H和8003H。 控制字:10010000B(90H) 即a口输入,方式0;B口输出,方式0。 程序如下: ORG1000H MOVDPTR,#8003H MOVA,#90H MOVX@DPTR,A;写控制字 LOOP:MOVDPTR,#8000H MOVXA,@DPTR;将A口数据发送到累加器A INCDPTR MOVX@DPTR,A;从B口输出累加器中的数字 SJMPLOOP END 7.17某一生产过程共有6道工序,7道工序.18每道工序的时间为10s,7.19循环生产过程。先要用MCS-51通过8255A过程控制口,7.20A口中每个人都可以控制一个过程的启停。试图绘制相关的硬件电路并编写相关程序7.21设有一DELAY延时程序可供调用,7.22延时时间为1s。 解答: 假设用PA0~PA5.当PA0~PA当工序停止时,5等于1时,相应的工序启动,A口对应的位置等于0。 设8255的A、B、C、控制口地址分别为8000H、8001H、8002H和8003H。 控制字:10000000B(80H)即A口输出,方式0 假设MCS-51时钟频率为12MHz,时钟周期应为1μs,延迟时间设置为1s。 程序如下: ORG1000H MOVA,#80H MOVDPTR,#8003H MOVX@DPTR,A LOOP:MOVA,#01H MOVDPTR,#8000H LOOP1:MOVX@DPTR,A MOVR2,#0AH LCALLDELAY DJNZR2,LOOP RLA JNBACC.6,LOOP1 SJMPLOOP2 DELAY:MOVR5,#99;延时程序 DEL1:MOVR6,#100 DEL2:MOVR7,#100 DEL3:NOP DJNZR7,DEL3 DJNZR6,DEL2 DJNZR5,DEL1 END 7.18如果在图7-27中打印字符,和8031的连接,使简述电路的工作原理和编写能够将20分开H连续50个内存单元中的内容输出打印程序起始地址。 解答:当打印机从A口取出输出数据时,在方式1输出模式下,因为信号会变成低电平。和8031的相接,所以信号有效,即向CPU发出中断请求当CPU响应中断请求后,便可通过中断服务程序把下一个输出数据送到8255,准备传输下一个数据。 相应程序只需将 中断的触发方式由负边沿触发改成电平触发即可, 即将主程序中 SETB IT0 改成 CLR IT0 7.20 某一生产过程共有6道工序,每道工序的持续时间均为10s,生产过程循环进行。任何一道工序出现故障时都会产生故障信号,要求故障信号能引起单片机中断,停止送出顺序控制信号,并进行声光告警。现采用MCS-51通过8255进行控制,A口用于输出各工序的顺序控制信号,C口中某一位输入故障信号,B口中某两位用于声光告警。请画出相应的硬件图并编写有关程序。 解答: 用PA0 ~ PA5 输出各工序的顺序控制信号;设等于1时,工序启动。 用PB0 ~ PB1 输出声光告警控制信号;输出1时,发出告警信号。 用PC4接收故障信号。 当有故障信号时,为1。 A、B口均采用模式0。 方式控制字为:1000 1000B(88H) 设8255A的A、B、C和控制端口地址分别8000H、8001H、8002H、8003H

相应程序为: ;主程序: ORG 1000H ┆ SETB EA SETB EX0 SETB PX0 CLR IT0   ;令 为电平触发中断 MOV DPTR, # 8003 H MOV A,    # 88 H MOVX @DPTR, A ;写控制字 MOV DPTR, # 8000H MOV A, # 01H LOOP: MOVX @DPTR, A ;从A口输出工序控制信号 MOV R2, # 10 ;延时10s DEL: LCALL DELAY DJNZ R2, DEL RL A    ;顺序输出控制信号 JNB ACC.6, NEXT ;如果PA6 = 0,则继续循环控制工序 MOV A, # 01H ;若PA6 = 1,则将PA0 = 1 NEXT: SJMP LOOP SJMP $  DELAY: MOV R5, # 99 ;延时1s的子程序 DEL3: MOV R6, # 100 DEL2: MOV R7, # 100 DEL1: NOP DJNZ R7, DEL1 DJNZ R6, DEL2 DJNZ R5, DEL3

;中断服务程序: ORG 0003H LJMP PINT0 ORG 2000H PINT0: MOV DPTR, # 8000H MOV A, # 00H MOVX @DPTR,   A   ;A口停止送出工序控制信号 INC DPTR    MOV A, # 03H MOVX @DPTR,   A   ;B口输出声光告警信号 RETI END

misschang    发表于09:08    阅读全文    评论(1)    引用Trackback(0)  

第 六 章   -[]  时间: 2004-11-14 09:06  Tag: 学习  6.1 什么叫中断?中断通常可以分为哪几类?计算机采用中断有什么好处?     中断是指6.2 计算机暂时停止原程序的执行转而6.3 为外部设备6.4 服6.5 务(执行中断服6.6 务程序),6.7 并在服6.8 务完成后自动返回原程序执行的过程。     计算机采用中断可以提高CPU的工作效率和实时数据的处理时效。 6.9 什么叫中断源?MCS-51有哪些中断源?各有什么特点? 中断源是指6.10 引起中断原因的设备6.11 或部件,6.12 或发出中断请求信号的源泉。 通常中断源有以下几种:外部设备6.13 中断源、控制对象中断源、故障中断源和定时脉冲中断源。 特点:书上P202页(新书)。 6.14 什么叫中断嵌套?什么叫中断系统?中断系统的功能是什么?     中断嵌套:在某一瞬间,6.15 CPU因响应某一中断源的中断请求而6.16 正在执行它的中断服6.17 务程序时,6.18 若CPU此时的中断是开放的,6.19 那它必然可以把正在执行的中断服6.20 务程序暂停下来转而6.21 响应和处理中断优先权更高中断源的中断请求,6.22 等到处理完后再转回继续执行原来的中断服6.23 务程序,6.24 这就是中断嵌套。     中断系统:是指6.25 能够实现中断功能的那部分硬件电路和软件程序。它的功能通常有以下几条:1、进行中断优先权排队;2、实现中断嵌套;3、自动响应中断;4实现中断返回。 6.26 8031的5个中断标6.27 志位代号是什么?位地址是什么?它们在什么情况下被置位和复6.28 位? 5个中断标6.29 志位:    1)IE0:位地址是89H;当 引脚上有中断时为1,6.30 无中断为0;    2)IE1:位地址是8BH;当 引脚上有中断时为1,6.31 无中断为0;    3)TF0:位地址是8DH;当有定时器T0中断时为1,6.32 否则为0;    4)TF1:位地址是8FH;当有定时器T1中断时为1,6.33 否则为0;    5)串行口中断标6.34 志位有2个:       TI:位地址是99H;当串行口有发送中断时为1,6.35 否则为0;       RI:位地址是98H;当串行口有接收中断时为1,6.36 否则为0; 6.37 中断允许寄存器IE各位定义是什么?请写出允许T1定时器溢出中断的指6.38 令? IE各位的定义见书上P208页,6.39 图6-5。 允许T1定时器溢出中断的指6.40 令:MOV   IE,6.41 # 88H           或改用位寻址指6.42 令: SETB   EA                              SETB   ET1 6.43 试写出设定 和 上的中断请求为高优先级和允许它们中断的程序。此时,6.44 若 和 引脚上同6.45 时有中断请求信号输入,6.46 试问MCS-51先响应哪个引脚上的中断请求?为什么? 程序:SETB EA    SETB EX0         或:MOV   IE,6.47 # 85H     SETB EX1     SETB PX0     SETB PX1 若 和 引脚上同6.48 时有中断请求信号输入时,6.49 MCS-51先响应 引脚上的中断请求。因为在出现同6.50 级中断请求时,6.51 在MCS-51内部 的优先级高于 ,6.52 所以先响应 引脚上的中断请求。 6.53 MCS-51响应中断是有条件的,6.54 请说出这些条件是什么?中断响应的全过程如何? 响应中断的条件: 若CPU处在非响应中断状态且响应中断是开放的,则MCS-51在执行完现行指令后就会自动响应来自某中断源的中断请求。 若CPU正处在响应某一中断请求状态时,又来了一个新的优先级更高的中断请求,则MCS-51便会立即响应并实现中断嵌套,若新来的中断优先级比正在服务的优先级低,则CPU必须等到现有中断服务完成以后才会自动响应新来的中断请求。 若CPU正处在执行RETI或任何访问IE/IP指令(如SETB EA)的时刻,则MCS-51必须等待执行完下条指令后,才响应该中断请求。 中断响应的过程: 把中断点的地址(断点地址),也就是当前程序计数器PC中的内容压入堆栈,以便执行到中断服务程序中的RETI指令时按地址返回原程序执行; 关闭中断,以防在响应中断期间受其它中断的干扰; 根据中断源入口地址转入执行相应中断服务程序。 6.55 写出并记住8031五级中断的入口地址。 中断源为 :     中断的入口地址为:0003H 中断源为T0:   中断的入口地址为:000BH 中断源为 :   中断的入口地址为:0013H 中断源为T1:   中断的入口地址为:001BH 中断源为串行口中断: 中断的入口地址为:0023H misschang    发表于09:06    阅读全文    评论(0)    引用Trackback(0)  

单片机第 五 章   -[]  时间: 2004-11-14 08:55  Tag: 学习 

5.5 仅有存储容量为512B×4、1KB×4、2KB×4、4KB×1、4KB×4、16KB×1、32KB×4、64KB、128KB×8、512KB和4MB的存储器,试问这些存储器分别需要多少条地址线和数据线(设它们均非动态RAM) 解答: 存储容量 地址线 数据线 存储容量 地址线 数据线  512B×4 9 4 32KB×4 15 4  1KB×4 10 4 64KB 16 8  2KB×4 11 4 128KB×8 17 8  4KB×1 12 1 512KB 19 8  4KB×4 12 4 4MB 22 8  16KB×1 14 1      5.14 今要设计一个32KB的外部RAM存储器,若采用2114,试问需要多少块?若改用2116,试问需要2116,试问需要多少块? 解答:  因为2114芯片的存储容量是1K×4,所以2114的地址线是10条,数据线是4条。所以要设计一个32KB的外部RAM存储器,一共需要(32÷1)?(8÷4)= 64块。 2116芯片的存储容量是16K×1,所以地址线是14条,数据线是1条。要设计一个32KB的外部RAM存储器,一共需要(32÷16)?(8÷1)= 16块。 5.16 在进行外部存储器设计中,5.17 地址译码共有哪三种方式?各有什么特点? 解答: 译码共有三种方式: 全译码方式:特点是所有片选地址线全部参加译码的工作方式,存储器每个存储单元只有唯一的一个CPU地址与它对应;但所需的地址译码电路较多。 部分译码方式:单片机片选线中只有部分参加译码,其余部分是悬空的,所以还有重叠地址,但可以减少所用地址译码器的数量。 线选法方式:单片机片选线中的某一条与存储芯片的 相连。如果有悬空地址线,就有重叠地址。 5.18 试画出8031和2716的连线图,要求采用三—八译码器,8031的P2.5、P2.4和P2.3参加译码,基本地址范围3000H ~ 3FFFH。该2716有没有重叠地址?根据是什么?若有,写出每片2716的重叠地址范围。 解答: 因为2716的存储容量是2K×8,所以一共需要11条地址线,即P0.7 ~ P0.0,P2.2 ~ P2.0。 基本地址范围:3000H ~ 3FFFH 即:0011 0000 0000 0000 ~ 0011 1111 1111 1111 从基本地址范围可以看出,参加译码的P2.5、P2.4和P2.3从110到111(即上面地址加下划线的3位),所以该存储器应包括2块2716芯片,存储芯片(1#、2#)的 端分别与译码器的 、 相连,如图所示。 因为8031有悬空的地址线P2.7、P2.6,所以有重叠地址。 两片2716的重叠地址范围分别为:(下划线表示悬空线) 1 #:0011 0000 0000 0000 ~ 0011 0111 1111 1111,(3000H ~ 37FFH) 0111 0000 0000 0000 ~ 0111 0111 1111 1111,(7000H ~ 77FFH) 1011 0000 0000 0000 ~ 1011 0111 1111 1111,(B000H ~ B7FFH) 1111 0000 0000 0000 ~ 1111 0111 1111 1111,(F000H ~ F7FFH)

一、写出下面各中文的英文全称(每空2分,共10分)(试题公共部分包括一、二、三题及实战部分)

1.电容                           2.电阻

3. 频率                            4.运算放大器

5. 集成电路

二、选择题(每空1分,共20分)

1.理想二极管构成的电路如图所示,其输出电压u0为(   )

A.-15V

B.-9V

C.-6V

D.+9V

2.理想二极管构成的电路如图,其输出电压u0为(      )

A.-6V

B.0V

C.+3V

D.+9V

3.某锗三极管测得其管脚电位如题3图所示,则可判定该管处在(      )

A.放大状态

B.饱和状态

C.截止状态

D.无法确定伏态

4. 对半导体三极管,测得其发射结正偏,集电结反偏,此时该三极管处于下面哪种状态(      )。 A. 放大状态       B. 截止状态       C. 饱和状态       5.与CMOS电路相比,TTL电路功耗______,抗干扰能力______。(      ) A. 大,强       B. 小,强       C. 大,弱       D. 小,弱     E.无法确定 6. 加在二极管两端的正向电压从0.65V增大10%,流过二极管的电流增大量为(     )

A)大于10% B)小于10% C)等于10% D)不变

7、NPN型晶体管构成的共射极放大电路,当Rb减小时,Ic将(     )

A)减小 B)增加 C)不变 D)不能确定

8、对频率稳定度要求较高的振荡器,要采用(     )

A)LC振荡电路 B)RC振荡电路 C)RL振荡电路 D)石英晶体振荡电路

9、稳压二极管是利用二极管的(        )特性工作的。

A. 正向导通       B. 反向截止       C. 正向击穿       D. 反向击穿 10、在整流电路的输出端并联一个电容,利用电容的特性可以使脉动电压变得较平稳,这个电容的作用叫(       )

A. 耦合电容       B. 滤波电容       C.保护电容       D. 旁路电容 11.题8图所示电路,集成运放的最大输出电压为±12V,下列说法正确的是(      )

A.ui=1V,u0= -12V

B.ui=2V,u0= -12V

C.ui=4V,u0= -12V

D.ui=5V,u0= +12V

l2.函数F=AB+AC+A+DE的最简与或式为(      )

A.F=AB.F=BC+A

C.F=A+DED.F=A+DE

13. 在差动式放大电路中,差模输入信号等于两个输入端信号的(        )   A. 和值                           B. 差值   C. 平均值                        D. 乘积值 14.单相桥式整流电路中,变压器次级电压为20V(有效值),则每个整流二极管所承受的最大反向电压为(   )

A.20V         B.28.28V        C.40V        D.56.56V

15.某放大状态的三极管,知Ib=40μA, Ie=2.04mA,则其β为(       )

A.50         B.51        C.52        D. 54

16.十进制数(56)10转换为二进制数为(        )

A. 00101110         B.00111100        C.00111000        D. 00110110

17.逻辑函数F=A,它的与或表达式F为(        )

A.   AB +          B. B + A        C. B        D. A

18.构成七进制计数器最少要用_______个触发器。

A. 3         B. 4        C.  5        D. 7

19.二进制数(11011011)2转换为八进制数为(        )

A.  1B3          B.  DB        C.663        D. 333

20.在放大电路中测得一只三极管三个电极E、B、C的电位分别为2.8V、3.5V、6V,则这只三极管属于(     ) A.硅PNP型        B.硅NPN型 C.锗PNP型        D.锗NPN型 三、分析解答题(共15分)

1. 电路如图(3-1)所示,输入信号为正弦波,输出波形如图(3-2)(3-3)所示,设三极管的参数为β、rbe (8分)

a.  图(3-2)图(3-3)各产生了什么失真?如何调节R1.才能消除失真?

b.计算电压放大倍数Au输入电阻ri,及输出电阻r0(写出表达式)

2. 试求出图(3-4)的输出电压Vout,需写出计算过程和结果。( V1 = 1.2V, V2 = 1V) (7分)

(非高频电子工程师试题:四、五题,高频电子工程师可不做)

四、填空题(每空1分,共15分)

1. 三极管的三组基本放大电路是:         、          、

2. 为了提高输入电阻,放大电路应引入          负反馈;

3. 图(4-3)是一个     电路,若要供给LED 20mA的电流R2应取        Ω,(三级管be结电压取0.65V)

4. 写出图(4-4)的逻辑关系式:F=

5.  标准51系列单片机有_________个并行IO口,如果要进行存储器扩展需占用_____和_____两个并口;

6.  RS-232串行通信口的信号电压范围在 _________V和_________V之间;

7.  LM7805的有效输入电压范围在 ________V和________V之间,输出电压为______V;

五、设计题(10分)

设计一个单片机控制的4位数码管动态显示电路,要求如下:

采用共阳数码管(如图所示),同时显示“1234”;包括四个com口在内,最多只能用6-7个I/O口来驱动。

1. 请画出设计原理图(包括选用的单片机及其IO口,IO扩展方式,显示驱动等)

2. 写出4位数码管显示出数字“1234”时,你所用的各I/O口应分别输出什么样的数据?(包括扩展后的输出数据)

我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路

相关的内容

   2、FPGA和ASIC的概念,他们的区别。(未知)

答案:FPGA是可编程ASIC。

   ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一  个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与 门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点

3、什么叫做OTP片(OTP(一次性可编程))、掩膜片,两者的区别何在?(仕兰微面试题目)

OTP与掩膜 OTP是一次性写入的单片机。过去认为一个单片机产品的成熟是以投产掩膜型单片机为标志的。由于掩膜需要一定的生产周期,而OTP型单片机价格不断下降,使得近年来直接使用OTP完成最终产品制造更为流行。它较之掩膜具有生产周期短、风险小的特点。近年来,OTP型单片机需量大幅度上扬,为适应这种需求许多单片机都采用了在片编程技术(In System Programming)。未编程的OTP芯片可采用裸片Bonding技术或表面贴技术,先焊在印刷板上,然后通过单片机上引出的编程线、串行数据、时钟线等对单片机编程。解决了批量写OTP 芯片时容易出现的芯片与写入器接触不好的问题。使OTP的裸片得以广泛使用,降低了产品的成本。编程线与I/O线共用,不增加单片机的额外引脚。而一些生产厂商推出的单片机不再有掩膜型,全部为有ISP功能的OTP。

4、你知道的集成电路设计的表达方式有哪几种?(仕兰微面试题目)

5、描述你对集成电路设计流程的认识。(一般来说asic和fpga/cpld没有关系!fpga是我们在小批量或者实验中采用的,生活中的电子器件上很少见到的。而asic是通过掩膜的高的,它是不可被修改的。至于流程,应该是前端、综合、仿真、后端、检查、加工、测试、封装。 

我是做路由器asic设计的可能你上网用的网卡还有路由器就是我们公司的,呵呵,流程基本如此!)(仕兰微面试题目)

6、简述FPGA等可编程逻辑器件设计流程。

通常可将FPGA/CPLD设计流程归纳为以下7个步骤,这与ASIC设计有相似之处。 

1.设计输入。在传统设计中,设计人员是应用传统的原理图输入方法来开始设计的。自90年代初, Verilog、VHDL、AHDL等硬件描述语言的输入方法在大规模设计中得到了广泛应用。

2.前仿真(功能仿真)。设计的电路必须在布局布线前验证电路功能是否有效。(ASCI设计中,这一步骤称为第一次Sign-off)PLD设计中,有时跳过这一步。 

3.设计编译。设计输入之后就有一个从高层次系统行为设计向门级逻辑电路设转化翻译过程,即把设计输入的某种或某几种数据格式(网表)转化为软件可识别的某种数据格式(网表)。 

4.优化。对于上述综合生成的网表,根据布尔方程功能等效的原则,用更小更快的综合结果代替一些复杂的单元,并与指定的库映射生成新的网表,这是减小电路规模的一条必由之路。 

5.布局布线。在PLD设计中,3-5步可以用PLD厂家提供的开发软件(如 Maxplus2)自动一次完成。 

6.后仿真(时序仿真)需要利用在布局布线中获得的精确参数再次验证电路的时序。(ASCI设计中,这一步骤称为第二次Sign—off)。 

7.生产。布线和后仿真完成之后,就可以开始ASCI或PLD芯片的投产 

)(仕兰微面试题目)

7、IC设计前端到后端的流程和eda工具。

(ic卡是集成电路卡的意思,ic卡是一种内藏大规模集成电路的塑料卡片,其大小和原来的磁卡电话的磁卡大小相同。 ic卡通常可分为存储卡、加密卡和智能卡三类,存储卡是可以直接对其进行读、写操作的存储器,加密卡是在存储卡的基础上增加了读、写加密功能,对加密卡进行操作时,必须首先核对卡中的密码,密码正确才能进行正常操作,智能卡是带有微处理器(cpu),同时也称作cpu卡。 ic卡的设计的流程分为:逻辑设计--子功能分解--详细时序框图--分块逻辑仿真--电路设计(RTL级描述)--功能仿真--综合(加时序约束和设计库)--电路网表--网表仿真)-预布局布线(SDF文件)--网表仿真(带延时文件)--静态时序分析--布局布线--参数提取--SDF文件--后仿真--静态时序分析--测试向量生成--工艺设计与生产--芯片测试--芯片应用,在验证过程中出现的时序收敛,功耗,面积问题,应返回前端的代码输入进行重新修改,再仿真,再综合,再验证,一般都要反复好几次才能最后送去foundry厂流片。)(未知)

9、Asic的design flow(设计流程)。(威盛VIA 2003.11.06 上海笔试试题)()

11、集成电路前段设计流程,写出相关的工具。(扬智电子笔试)

先介绍下IC开发流程:

1.)代码输入(design input)

用vhdl或者是verilog语言来完成器件的功能描述,生成hdl代码

语言输入工具:SUMMIT   VISUALHDL

            MENTOR   RENIOR

图形输入:    composer(cadence); 

            viewlogic (viewdraw)

2.)电路仿真(circuit simulation)

将vhd代码进行先前逻辑仿真,验证功能描述是否正确

数字电路仿真工具:

    Verolog:  CADENCE     Verolig-XL

               SYNOPSYS    VCS

               MENTOR      Modle-sim

     VHDL :    CADENCE     NC-vhdl

               SYNOPSYS    VSS

               MENTOR      Modle-sim

模拟电路仿真工具:

               ***ANTI HSpice pspice,spectre micro microwave:    eesoft : hp

3.)逻辑综合(synthesis tools)

       逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真中所没有考虑的门沿(gates delay)反标到生成的门级网表中,返回电路仿真阶段进行再仿真。最终仿真结果生成的网表称为物理网表。

12、请简述

标签: 硅塑料功率晶体管silicon混响集成电路ic二极管5sdf08h6005

锐单商城拥有海量元器件数据手册IC替代型号,打造 电子元器件IC百科大全!

锐单商城 - 一站式电子元器件采购平台