摘要:集成电路设计的关键环节之一是集成电路地图设计。所谓地图设计,就是根据电路的要求和一定的工艺参数,设计元件的图形并进行排列和连接,从而设计一套供应IC光刻掩膜版图形用于制造工艺。
本课题主要通过Virtuoso完成版图编辑器CMOS学习集成电路布局设计,掌握Virtuoso使用方法和地图设计技巧,然后完成数字电路模块DFF、模拟电路模块OP的完整版图设计,并根据相关验证文件完成DRC、LVS验证,最终产生可交付给集成电路制造的产品GDS数据。
关键字:集成电路 版图设计 Virtuoso
目录
摘要
Abstract
1.绪论-1
1.1 课题背景-1
1.2 主要任务-2
2.CMOS集成电路布局设计基础知识-2
2.1 CMOS工艺主流-2
2.2 CMOS对比电路图、地图和剖面图-5
2.2.1 CMOS电路图-5
2.2.2 CMOS版图-6
2.2.3 CMOS剖面图-7
2.3 Virtuoso工具使用简介-7
2.4 CMOS版图设计步骤详解-100
2.5 小结-12
3.版图设计实例-13
3.1 数字模块DFF的版图设计-13
3.1.1 DFF电路图分析-13
3.1.2 DFF版图的设计-13
3.1.3 数字模块地图设计技巧总结-15
3.2 模拟模块OP的版图设计-16
3.2.1 OP电路图分析-16
3.2.2 OP版图的设计-17
3.2.3 模拟模块地图设计技巧总结-21
3.3 小结-21
4.版图设计验证-22
4.1 DRC-22
4.2 LVS-23
4.3 小结-25
5.总结-26
参考文献-27
致谢-28