1.Cortex-M使用处理器架构是( D)
(A)v4T (B)v5TE (C)v6 (D)v7
2.NVIC可用来表示优先权等级位数可以配置为是( D)
(A)2 (B)4 (C)6 (D)8
3.Cortex-M该系列正式发布的版本是( A)
(A)Cortex-M3 (B)Cortex-M4 (C)Cortex-M6 (D)Cortex-M8
4.Cortex-M3的提供的流水线是( B)
(A)2级 (B)3级 (C)5级 (D)8级
5.Cortex-M3的提供的单周期乘法位数是( C)
(A)8 (B)16 (C)32 (D)64
6.STM32处理器的USB接口可达(B )
(A)8Mbit/s (B)12Mbit/s (C)16Mbit/s (D)24Mbit/s
4.下面是Context-M3处理器代码执行方式的是( A )
(A)特权方式 (B)普通方式 (C)Handle方式 (D)Thread方式
5.下面是Context-M3处理器的工作模式的是( A )
(A)Thread模式 (B)Thumb模式 (C)Thumb-2模式 (D)Debug模式
6.下列是Cortex – M3处理器可以使用的堆栈的栈是( B )
(A)线程栈 (B)进程栈 (C)多线程栈 (D)空栈
7.Context – M3处理器的寄存器r14代表( B )
(A)通用寄存器 (B)链接寄存器 (C)程序计数器 (D)程序状态寄存器
8.Handle模式一般使用( A )
(A)Main_SP (B)Process_SP (C)Main_SP和Process_SP (D)Main_SP或Process_SP
9.Cortex – M3使用的存储器格式是( D )
(A)小端格式 (B)大端格式 (C)小端或大端格式 (D)没有正确答案
10.Cortex – M3的存储格式中专用外设总线区域可以使用( A )
(A)小端格式 (B)大端格式 (C)小端或大端格式 (D)没有正确答案
11.每个通用I/O端口有( )个32位的配置寄存器,( )个32位的数据寄存器,( )个32位的置位/复位寄存器,( )个16位的复位寄存器,(B )个32位的锁定寄存器
(A)2,1,2,1,1 (B)2,2,1,1,1 (C)2,2,2,1,1 (D)2,2,1,2,1
12.( A )寄存器的目的就是用来允许对GPIO寄存器进行原子的读/修改操作
(A)GPIOX_BSRR和GPIOX_BRR (B)GPIOX_CRL和GPIOX_CRH(C)GPIOX_BSRR和GPIOX_LCKR (D)GPIOX_IDR和GPIOX_ODR
13.所有的GPIO引脚有一个内部微弱的上拉和下拉,当它们被配置为( A )时可以是激活的或者非激活的
(A)输入 (B)输出(C)推挽 (D)开漏
14.端口输入数据寄存器的地址偏移为( B )
(A)00H (B)08H (C)0CH (D)04H
16.端口输出数据寄存器的地址偏移为( C )
(A)00H (B)08H (C)0CH (D)04H
17.每个I/O端口位可以自由的编程,尽管I/O端口寄存器必须以( D )的方式访问
(A)16位字 (B)16位字节 (C)32位字节 (D)32位字
18.固件库中的功能状态(FunctionalState)类型被赋予以下两个值( A )
(A)ENABLE或者DISABLE (B)SET或者RESTE
(C)YES或者NO (D)SUCCESS或者ERROR
19.固件库中的标志状态(FlagStatus)类型被赋予以下两个值( C )
(A)ENABLE或者DISABLE (B)SUCCESS或者ERROR
(C)SET或者RESTE (D)YES或者NO
20.STM32F107V有( C )可屏蔽中断通道
(A)40 (B)50 (C)60 (D)70
21.STM32F107V采用( A )位来编辑中断的优先级
(A)4 (B)8 (C)16 (D)32
22.向量中断控制器最多可支持( C )个IRQ中断
(A)127 (B)128 (C)240 (D)255
23.系统控制寄存器 NVIC 和处理器内核接口紧密耦合,主要目的是(C )
(A)结构更紧凑,减小芯片的尺寸
(B)连接更可靠,减小出错的概率
(C)减小延时,高效处理 最近发生的中断
(D)无所谓,没有特别的意思,远一点也没有关系
24.关于中断嵌套说法正确的是( B )
(A)只要响应优先级不一样就有可能发生中断嵌套
(B)只要抢占式优先级不一样就有可能发生中断嵌套
(C)只有抢占式优先级和响应优先级都不一才有可能发生中断嵌套
(D)以上说法都不对
25.在STM32107向量中断控制器管理下,可将中断分为( B )组
(A)4 (B)5 (C)6 (D)7
26.中断屏蔽器能屏蔽( B )
(A)所有中断和异常 (B)除了NMI外所有异常和中断
(C)除了NMI、异常所有其他中断 (D)部分中断
27.PWM是( A )
28.(A)脉冲宽度调制 (B)脉冲频率调制 (C)脉冲幅度调制 (D)脉冲位置调制
29.要想使能自动重装载的预装载寄存器需通过设置TIMx_CR1寄存器的( B )位
(A)UIF (B)ARPE (C)UG (D)URS
30.以下对于STM32 ADC描述正确的是(B )
(A)STM32 ADC是一个12位连续近似模拟到数字的转换器
(B)STM32 ADC是一个8位连续近似模拟到数字的转换器
(C)STM32 ADC是一个12位连续近似数字到模拟的转换器
(D)STM32 ADC是一个8位连续近似数字到模拟的转换器
31.ADC转换过程不含哪项( D )
(A)采样 (B)量化 (C)编码 (D)逆采样
32.ADC转换过程正确的是( A )
(A)采样—量化—编码(B)量化—采样—编码
(C)采样—编码—量化(D)编码—采样—量化
33.下列哪项不是ADC转换器的主要技术指标( B )
(A)分辨率 (B)频率 (C)转换速率 (D)量化误差
34.以下对STM32F107集成A/D的特性描述不正确的是(B )
(A)12位精度 (B)单一转换模式
(C)按通道配置采样时间(D)数据对齐方式与内建数据一致
35.以下对STM32F107集成A/D的特性描述正确的是( B )
(A)供电需求: 2.6V到3.8V
(B)输入范围:VREF-≤VIN≤VREF+
(C)性能线设备的转换时间:28MHz时为1us
(D)访问线设备的转换时间:56MHz时为1us
(C)MODE (D)CNF
(C)10 (D)11
38.. 已知TIM1定时器的起始地址为0x4001 2C00,则定时器1的捕获/比较寄存器1的地址为( D )
(A)0x4001 2C20 (B)0x4001 2C2C
(C)0x4001 2C38 (D)0x4001 2C34
39.已知TIM1定时器的起始地址为0x4001 2C00,则定时器1的捕获/比较寄存器2的地址为( C )
(A)0x4001 2C20 (B)0x40012C2C
(C)0x4001 2C38 (D)0x4001 2C34
40.SysTick定时器校正值为( B )
(A)9000 (B)10000
(C)12000 (D)15000
41.SysTick定时器的中断号是( C )
(A)4 (B)5
(C)6 (D)7
42.上图中Tamper连接了STM32F10X的PC13GPIO,PC13通用IO端口映射到外部中断事件线上是( D )
(A)EXTI线14 (B)EXTI线15
(C)EXTI线12 (D)EXTI线13
43.上图中WKUP连接了STM32F10X的PA0 GPIO,PA0通用IO端口映射到外部中断事件线上是( A )
(A)EXTI线0 (B)EXTI线1
(C)EXTI线2 (D)EXTI线3
ADC注入通道数据偏移寄存器有4个,其偏移地址为14H-20H,JOFR1的偏移地址为( D )
(A)0x20 (B)0x1c
(C)0x18 (D)0x14
ADC注入通道数据偏移寄存器有4个,其偏移地址为14H-20H,JOFR2的偏移地址为( B )
(A)0x14 (B)0x18
(C)0x1c (D)0x20
50.DMA控制器可编程的数据传输数目最大为( A )。
A.65536 B.65535
C.1024 D.4096
51.STM32中,1个DMA请求占用至少(B )个周期的CPU访问系统总线时间。
A.1 B.2
C.3 D.4
52.STM32的USART根据( A)寄存器M位的状态,来选择发送8位或者9位的数据字。
A.USART_CR1 B.USART_CR2
C.USART_BRR D.USART_CR3
53.下面不属于STM32的bxCAN的主要工作模式为(C )。
A.初始化模式 B.正常模式
C.环回模式 D.睡眠模式
54.和PC系统机相比嵌入式系统不具备以下哪个特点( C )。
A、系统内核小 B、专用性强
C、可执行多任务 D、系统精简
55.嵌入式系统有硬件和软件部分构成,以下( C)不属于嵌入式系统软件。
A. 系统软件 B.驱动 C. FPGA编程软件 D.嵌入式中间件
56.在APB2上的I/O脚的翻转速度为( A)。
A.18MHz B.50MHz
C.36MHz D.72MHz
57.当输出模式位MODE[1:0]=“10”时,最大输出速度为( B)。
A.10MHz B.2MHz
C.50MHz D.72MHz
58.在ADC的扫描模式中,如果设置了DMA位,在每次EOC后,DMA控制器把规则组通道的转换数据传输到( A )中。
A.SRAM B.Flash
C.ADC_JDRx寄存器 D.ADC_CR1
59.STM32规则组由多达( A )个转换组成。
A.16 B.18
C.4 D.20
60.在STM32中,( A )寄存器的ALIGN位选择转换后数据储存的对齐方式。
A.ADC_CR2 B.ADC_JDRx
C.ADC_CR1 D