1.MOS由管道组成的缓冲器Buffer和漏极开路OD门是数字电路的一个非常重要的概念。它是如何形成的?
2.反相器,如何玩线和逻辑, 怎么用?
3.根据原理图和真值表,应用典型电路充分了解基本逻辑门、门、门和非门。
4.导体SS, TT, FF怎么回事?
MOS管道逻辑电路(与门,或门,非门等)
作为一名硬件工程师,我们必须了解芯片;如果你想了解芯片,MOS必须记住由管道组成的各种基本逻辑电路,以便更熟练地理解芯片的框图。场效应管(Field-Effect Transistor)各种门电路可以通过不同的搭配形成,比如一开始,这些最基本的单元电路可能是现代的IC的基础。以下电路形式存在于常用的74系列芯片中,后来介绍OD芯片中常见的门和缓冲器GPIO口等管脚的设计。
MOS管道构成基本的和门或门电路
与门可以由六根管子组成。通过示意图,可以更清楚地看到与门的工作示意图,然后输入输出的对应关系可以从真值表中看到。本文给出了与门相对应的电路。如果你感兴趣,你可以考虑门的电路结构。事实上,两者之间有相应的关系。
2. 反相器
下图显示了反相器的电路图,输入和输出状态相反,称为反相器。
电路分析:
输入Vi低电时,上管导通,下管截止,输出为高电平;输入Vi高电平时,上管截止,下管导通,输出为低电平。
与非门
下图则给出了与非门的电路图,与非门也就是同为零,异为一。
当A,B输入均为低电平时,1、2管导通,3、4管截止,C端电压与Vdd一致,输出高电平。当A输入高电平时,B输入低电平,1.3管导通,2.4管截止,C端电位与1管的漏极保持一致,输出高电平。
当A输入低电平时,B输入高电平,2.4导通,1.3管截止,C端电位与2管漏极一致,输出高电平。A,B输入均为高电平时,1、2管截止,3、4管导通,C端电压与地面一致,输出低电平。
4. 缓冲器Buffer
CMOS缓冲器(buffer),缓冲器跟反相器是对立的,缓冲器输入与输出相同,反相器输入与输出相反。
电路分析:
前面一级Q1,Q2形成反相器;后一级Q3,Q又形成了一个反相器,相当于反相两次,所以又恢复了。
5. 漏极开路门
漏极开路门是一种非常经典和常用的电路,在主芯片中很常见GPIO口或单片机GPIO在口腔设计中。最重要的是:漏极开路是高阻态,一般应用需要连接拉电阻。
【漏极开路门应用-线与逻辑】
线与逻辑是由于多个逻辑单元输出的三极管共用上拉电阻。只要逻辑单元输出低电平,即集电极(漏电极)开路输出的管道,输出低电平;只有在所有单元截止日期后,输出端被上拉电阻置于高电平,这是一个非常实用的电路,可用于逻辑仲裁等电路系统。
联系方式:邹先生
联系电话:0755-83888366-8022
手机:18123972950
QQ:2880195519
联系地址:深圳市福田区车公庙天安数码城天吉大厦CD座5C1
请搜索微信公众号:KIA半导体或扫描下图关注官方微信公众号
请关注官方微信公众号 MOS管 技术帮助