包装信息
包装|销 | 包装数量|承运商: | 工作温度范围(°C) |
---|---|---|
HLQFP(PTP)| 176 | 40 | JEDEC托盘(5+1) | -40至105 |
包装|销 | HLQFP(PTP)| 176 |
---|---|
包装数量|承运商: | 40 | JEDEC托盘(5+1) |
工作温度范围(°C) | -40至105 |
AM1705的特点
- 375和456 MHz ARM926EJ-S? RISC核心
- 32位和16位(Thumb?)指令
- 单周期MAC
- ARM Jazelle?技术
- 嵌入式ICE-RT? 用于实时调试
- ARM9内存体系结构
- 16KB指令缓存
- 16KB的数据缓存
- 8KB内存(矢量表)
- 64KB的ROM
- 增强型直接内存访问控制器3(EDMA3):
- 2个传输控制器
- 32个独立DMA信道
- 8个快速DMA通道
- 可编程传输突发大小
- 128KB内存
- 3.3V LVCMOS I/O(USB接口除外)
- 两个外部存储器接口:
- 埃米法
- NOR(8位宽数据)
- NAND(8位宽数据)
- 电磁干扰
- 具有128-MB地址空间的16位SDRAM
- 埃米法
- 三个可配置的16550型UART模块:
- 带调制解调器控制信号的UART0
- 16字节FIFO
- 16倍或13倍过采样选项
- 仅UART0上的自动流量控制信号(CTS、RTS)
- 两个串行外围接口(SPI),每一个都有一个芯片选择
- 可编程实时单元子系统
- 两个独立的可编程实时单元(PRU)内核
- 32位加载存储RISC体系结构
- 每核4KB指令RAM
- 每个核心512字节的数据RAM
- 可通过软件禁用PRUSS以节省电源
- 标准电源管理机制
- 时钟选通
- 单个PSC时钟选通域下的整个子系统
- 专用中断控制器
- 专用交换中心资源
- 两个独立的可编程实时单元(PRU)内核
- 具有安全数据I/O(SDIO)的多媒体卡(MMC)/安全数字卡(SD)接口
- 双主从互集成电路(一)2C总线?)
- 带集成PHY(USB0)的USB 2.0 OTG端口
- USB 2.0全速客户端
- usb2.0全低速主机
- 终点0(控制)
- 端点1、2、3和4(控制、批量、中断或ISOC)RX和TX
- 两个多声道音频串行端口(MCASP):
- 六个时钟区和28个串行数据引脚
- 支持TDM、I2S和类似格式
- 用于发送和接收的FIFO缓冲器
- 10/100 Mbps以太网MAC(EMAC):
- 符合IEEE 802.3(仅3.3-V I/O)
- 媒体独立接口
- 管理数据I/O(MDIO)模块
- 一个64位通用定时器(可配置为两个32位定时器)
- 一个64位通用看门狗定时器(可配置为两个32位通用定时器)
- 三个增强型脉宽调制器(eHRPWMs):
- 带周期和频率控制的专用16位时基计数器
- 6个单边、6个双边对称或3个双边非对称输出
- 死区产生
- 高频载波PWM斩波
- 跳闸区输入
- 三个32位增强捕获(eCAP)模块:
- 可配置为3个捕获输入或3个辅助脉宽调制器(APWM)输出
- 单次捕获最多四个事件时间戳
- 两个32位增强正交编码器脉冲(eQEP)模块
- 176针电源板? 塑料四芯扁平封装[PTP后缀],0.5毫米引脚间距
- 商业、工业或扩展温度
所有商标均为其各自所有者的财产。
AM1705的说明
AM1705是基于ARM926EJ-S的低功耗ARM微处理器。
该设备使原始设备制造商(OEM)和原始设计制造商(ODM)能够通过完全集成的混合处理器解决方案的最大灵活性,快速将具有健壮的操作系统、丰富的用户界面和高处理器性能的设备推向市场。
ARM926EJ-S是一个32位RISC处理器内核,它执行32位或16位指令并处理32位、16位或8位数据。内核使用流水线,这样处理器和内存系统的所有部分都可以连续运行。
ARM内核有一个协处理器15(CP15)、保护模块、数据和程序内存管理单元(MMU)以及表查找缓冲区。ARM内核有单独的16KB指令和16KB数据缓存。两个内存块都与虚拟索引虚拟标记(VIVT)4路关联。ARM内核还有8KB的RAM(矢量表)和64KB的ROM。
外围设备包括:一个10/100 Mbps以太网MAC(EMAC),带有一个管理数据输入/输出(MDIO)模块;两个I2C总线接口;三个带串行器和FIFO缓冲器的多通道音频串行端口(MCASP);两个64位通用定时器,每个定时器可配置(一个可配置为看门狗);最多8组16针通用输入/输出(GPIO),具有可编程中断/事件生成模式,与其他外设多路复用;三个UART接口(一个带两个实时战略和CTS公司)三个增强型高分辨率脉冲宽度调制器(eHRPWM)外设;三个32位增强型捕获(eCAP)模块外设,可配置为3个捕获输入或3个辅助脉冲宽度调制器(APWM)输出;两个32位增强型正交编码脉冲(eQEP)外设;以及两个外部存储器接口:一个异步和SDRAM外部存储器接口(EMIFA)用于较慢的存储器或外围设备,而高速存储器接口(EMIFB)用于SDRAM。
以太网媒体访问控制器(EMAC)在设备和网络之间提供了一个高效的接口。EMAC支持10Base-T和100Base-TX,或半双工或全双工模式下的10Mbps和100Mbps。另外,一个MDIO接口可用于PHY配置。
我2C、 SPI和USB2.0端口允许设备轻松控制外围设备和/或与主机处理器通信。
丰富的外围设备集提供了控制外部外围设备和与外部处理器通信的能力。有关每个外围设备的详细信息,请参阅本文档后面的相关部分以及相关的外围设备参考指南。
该设备有一套完整的ARM处理器开发工具。这些工具包括C编译器和Windows?调试器接口,用于查看源代码执行情况。