包装信息
包装|销 | 包装数量|承运商: | 工作温度范围(°C) |
---|---|---|
FCBGA(GLZ)| 532 | 60 | JEDEC托盘(5+1) | -55至105 |
包装|销 | FCBGA(GLZ)| 532 |
---|---|
包装数量|承运商: | 60 | JEDEC托盘(5+1) |
工作温度范围(°C) | -55至105 |
SM320C6415-EP的功能
- 最高性能的定点数字信号处理器(DSP)
- 2-ns指令周期时间
- 500兆赫时钟频率
- 八条32位指令/周期
- 28次操作/周期
- 4000英里/秒
- 与C62x完全兼容的软件?
- C6414/15/16设备引脚兼容
- 速度2? VelociTI的扩展? 高级超长指令字(VLIW)TMS320C64x? 数字信号处理器内核
- 八个高度独立的功能单元VelociTI.2扩展,带有六个ALU和两个乘法器
- 非对齐负载存储体系结构
- 64位32位通用寄存器
- 指令打包减少了代码大小
- 所有指令都有条件
- 指令集功能
- 字节可寻址(8-/16-/32-/64位数据)
- 8位溢出保护
- 位域提取,设置,清除
- 归一化、饱和、位计数
- VelociTI.2增加正交性
- 维特比解码器协处理器(VCP)(C6416)
- 支持超过500个7.95 Kbps的自适应多速率(AMR)
- 可编程代码参数
- Turbo解码器协处理器(TCP)(C6416)
- 最多支持6个2 Mbps 3GPP(6次迭代)
- 可编程Turbo码及其译码参数
- 一级/二级内存体系结构
- 128K位(16K字节)L1P程序缓存
- 128K位(16K字节)L1D数据缓存
- 8M位(1024K字节)L2统一映射RAM/缓存
- 两个用于1280M字节可寻址外部存储器的外部存储器接口(EMIF)
- 增强型直接内存访问(EDMA)控制器(64个独立通道)
- 主机端口接口(HPI)
- 用户可配置总线宽度(32/16位)
- 32位/33兆赫,3.3伏PCI主/从接口符合PCI规范2.2(C6415/C6416)
- 三个PCI总线地址寄存器
- 四线串行EEPROM接口
- DSP程序控制下的PCI中断请求
- 通过PCI I/O周期的DSP中断
- 三个多通道缓冲串行端口(MCBSP)
- 与T1/E1、MVIP、SCSA成帧器的直接接口
- 每个最多256个通道
- ST总线交换,AC97兼容
- 串行外围接口(SPI)兼容(摩托罗拉)
- 三个32位通用定时器
- 通用测试和操作物理层ATM(乌托邦)接口(C6415/C6416)
- 乌托邦2级从ATM控制器
- 每个方向最多50 MHz的8位发送和接收操作
- 用户定义的单元格格式(最多64字节)
- 16个通用I/O(GPIO)引脚
- 柔性锁相环时钟发生器
- IEEE-1149.1(JTAG)(1)边界扫描兼容
- 532针球网格阵列(BGA)封装(GLZ后缀),0.8毫米球间距
- 0.13-?m/6级金属工艺(CMOS)
- 3.3-V I/O,1.25-V内部(500 MHz)
- 支持国防、航空航天和医疗应用
- 受控基线
- 一个装配/试验现场
- 一个制造场地
- 提供A型(–40°C/105°C)和S型(–55°C/105°C)温度范围(2)
- 延长产品生命周期
- 扩展产品更改通知
- 产品可追溯性
(1)IEEE标准1149.1-1990标准测试访问端口和边界扫描结构(2)S版本目前仅适用于C6415。可根据要求提供额外的定制温度范围。(3)在本文档的其余部分中,SM320C6414-EP、SM320C6415-EP和SM320C6416-EP被称为SM320C64x或C64x,其中通用的和特定的,它们各自的完整设备零件号被分别使用或缩写为C6414、C6415或C6416。(4)这些C64x设备有两个emif(64位EMIFA和16位EMIFB)。信号名称前面的前缀“A”表示它是EMIFA信号,而信号名称前面的前缀“B”表示它是EMIFB信号。在本文档的其余部分中,在讨论的通用EMIF区域中,可以从信号名称中省略前缀“A”或“B”。
SM320C6415-EP的说明
TMS320C64x? DSP(包括SM320C6414-EP、SM320C6415-EP和SM320C6416-EP设备)是TMS320C6000中性能最高的定点DSP产品? DSP平台。SM320C64x? (C64x)?) 该设备基于第二代高性能、先进的VelociTI? 超长指令字(VLIW)体系结构(VelociTI.2)?) 由德州仪器公司(TI)开发,使这些DSP成为多通道和多功能应用的最佳选择。C64x? 是C6000的代码兼容成员? DSP平台。
C64x设备在500 MHz时钟频率下的性能高达每秒40亿条指令(MIPS),为解决高性能DSP编程难题提供了经济高效的解决方案。C64x dsp具有高速控制器的操作灵活性和阵列处理器的数字处理能力。C64x DSP核心处理器有64个32位字长的通用寄存器和8个高度独立的功能单元(2个用于32位结果的乘法器和6个算术逻辑单元(ALU)),带有VelociTI.2扩展。8个功能单元中的VelociTI.2扩展包含了新的指令,用于加速关键应用程序的性能并扩展VelociTI体系结构的并行性。C64x每周期可产生四个32位乘法累加(MAC),总计每秒24亿MAC(MMAC),或每周期产生八个8位MAC,总计4800 MMAC。c64xdsp还具有特定于应用程序的硬件逻辑、片上存储器和与其他C6000 DSP平台设备类似的附加片上外围设备。
C6416设备有两个高性能的嵌入式协处理器(Viterbi解码器协处理器(VCP)和turbo解码器协处理器(TCP)),大大加快了芯片上的信道解码操作。在CPU时钟除以4时工作的VCP可以解码超过500个7.95kbps的自适应多速率(AMR)(K=9,R=1/3)语音信道。VCP支持约束长度K=5、6、7、8和9,速率R=1/2、1/3和1/4,以及灵活的多项式,同时生成硬决策或软决策。在CPU时钟除以2时工作的TCP可以解码高达36384kbps或62mbps的turbo编码信道(假设迭代)。TCP实现max*log map算法,设计用于支持第三代合作伙伴项目(3GPP和3GPP2)所需的所有多项式和速率,具有完全可编程的帧长和turbo交织器。解码参数,如迭代次数和停止标准,也是可编程的。VCP/TCP和CPU之间的通信通过EDMA控制器进行。
C64x使用基于两级缓存的体系结构,并拥有一组功能强大且多样化的外围设备。一级程序(L1P)缓存是128K位直接映射缓存,而一级数据(L1D)缓存是128K位双向集合关联缓存。二级内存/高速缓存(L2)由一个8M位的内存空间组成,在程序和数据空间之间共享。二级内存可以配置为映射内存或缓存(最多256K字节)和映射内存的组合。外围设备包括3个多通道缓冲串行端口(mcbsp)、一个用于异步传输模式(ATM)从(乌托邦从)端口(仅限C6415/C6416)的8位通用测试和操作PHY接口、3个32位通用定时器、一个用户可配置的16位或32位主机端口接口(HPI16/HPI32),一个外围组件互连(PCI)(仅限C6415/C6416)、一个具有16个GPIO引脚的通用输入/输出端口(GPIO)和两个无胶外部存储器接口(64位EMIFA和16位EMIFB),这两个接口都能够连接到同步和异步存储器及外围设备。
C64x有一套完整的开发工具,包括一个高级C编译器和C64x特定的增强功能,一个用于简化编程和调度的汇编优化器,以及一个Windows? 用于查看源代码执行的调试器接口。(3)(4)